

## Conception d'un Système Numérique

# Modélisation SystemVerilog de l'algorithme de chiffrement Ascon-AEAD128

Rédigé : Sous la direction de :

Imane MOUMOUN Jean-Max DUTERTRE

## Sommaire

| Introduction                                    | 2  |
|-------------------------------------------------|----|
| Bibliothèques utilisées                         | 3  |
| Algorithme Ascon-AEAD128                        | 4  |
| 1. Fonctionnement de l'algorithme Ascon-AEAD128 | 4  |
| 2. Modélisation des fonctions élémentaires      | 7  |
| 2.1. L'addition de constante                    | 7  |
| 2.2. La couche de substitution                  | 8  |
| 2.3. La couche de diffusion                     | 10 |
| 3. Modélisation des permutations p8 et p12      | 11 |
| 4. Modélisation de la machine d'état            | 15 |
| 5. Modélisation final d' Ascon-AEAD128          | 19 |
| Difficultés rencontrées                         | 20 |
| Conclusion                                      | 21 |

## Introduction

ASCON-AEAD128 est un algorithme de chiffrement authentifié avec données associées, conçu pour être à la fois léger, rapide et efficace en termes de ressources. Sélectionné comme standard du NIST pour la cryptographie légère, il garantit non seulement la confidentialité des messages, mais aussi leur authenticité grâce à un tag qui est une sorte de signature permettant de vérifier si le message reçu est bien celui envoyé.

Ce projet consiste en la modélisation en SystemVerilog de l'algorithme de chiffrement Ascon-AEAD128. Il est particulièrement pertinent d'utiliser un langage de description matérielle comme le SystemVerilog pour concevoir un circuit dédié, car cela permet non seulement d'améliorer les performances de l'algorithme, mais aussi de libérer des ressources processeur pour d'autres tâches. En réalisant cette implémentation, nous cherchons également à approfondir notre compréhension du SystemVerilog et de son fonctionnement, notamment la différence avec un langage de programmation.

Dans le cadre de notre projet, nous utiliserons le logiciel ModelSim de Mentor Graphics pour simuler nos différents composants et notre circuit final.

Le projet sera composé du présent rapport, mais également d'une archive au format .zip contenant les différents codes .sv et le script de compilation de ces codes.

## Bibliothèques utilisées

Pour ce projet, plusieurs fichiers nous ont été fournis et d'autres ont été créer pour faciliter la mise en œuvre du projet. Ces fichiers sont les suivants :

- ascon\_pack.sv: Ce fichier contient la déclaration d'un tableau de 5 lignes de 64 bits ainsi que d'autres tableaux qui nous seront utiles dans les différents modules de ce projet.
- mux\_state.sv : Ce fichier modélise le comportement d'un multiplexeur à 2 entrées.
- register\_w\_en.sv: c'est un registre qui va nous permettre de stocker temporairement des valeurs, notamment le cipher et le tag.
- reg\_state.sv : Ce module représente un registre comme register\_w\_en.sv à l'exception que les entrées et sorties ont un type différent.
- *permutation\_simple.sv*: C'est le module qui représente la permutation simple sans XOR.
- xor\_begin.sv et xor\_end.sv : Ces fichiers permettent d'effectuer une opération de type XOR sur différents registres de l'état courant et ont des conditions d'activation différentes.
- *permutation\_xor.sv*: Il s'agit de la permutation simple à laquelle sont ajoutés les deux opérations *xor\_end* et *xor\_begin*.
- *permutation\_xor\_reg.sv*: Ce module représente la permutation finale, à laquelle sont ajoutés deux registres (*register\_w\_en.sv*) permettant de mémoriser le texte chiffré (cipher) et le tag.
- compteur\_simple\_init.sv et compteur\_double\_init.sv : Ces modules permettent d'implémenter des compteurs pour compter le nombre de rondes.
- *fsm\_moore.sv*: Ce module représente la machine d'états finis qui pilotent les signaux de contrôle de l'algorithme, ainsi que le compteur de rondes.
- ascon\_top.sv: Il s'agit du module final qui représente l'implémentation complète de l'algorithme de chiffrement ASCON-128

## Algorithme Ascon-AEAD128

### 1. Fonctionnement de l'algorithme Ascon-AEAD128

La version proposée pour ce projet est une version simplifiée de l'algorithme original, afin d'être réalisable dans la durée du projet

Dans cette version, l'algorithme opère sur un état courant (ou state S) de 320 bits, qui est mis à jour avec une opération appelée permutation comprenant 8 ou 12 itérations, respectivement notée p<sup>8</sup> et p<sup>12</sup>. Les itérations sont aussi appelées rondes.

L'état S de 320 bits est divisé en 5 registres Si de 64 bits chacun



Figure 1 : Représentation de l'état S en 5 registres de 64 bits

L'état peut aussi être interprété comme 64 colonnes de 5 bits chacune



Figure 2 : Représentation de l'état S en 64 colonnes de 5 bits

Dans ce projet, les notations utilisées sont les suivantes :

K : Clé secrète de 16 octets soit 128 bits

N : Nombre arbitraire de 16 octets

T: Tag de 16 octets

P: Texte clair de 47 octets

C: Texte chiffré de 47 octets

A : Données associées traitées par bloc de 16 octets ( 12 octets + 4 octets de padding)

IV :Vecteur d'initialisation de 8 octets

Le processus de chiffrement se décompose en quatre étapes :

- 1. La phase d'initialisation de l'état S en fonction d'un vecteur d'initialisation IV donné, de la clé secrète K et du nombre arbitraire N.
- 2. Le traitement des données associées A, consistant à additionner un bloc de données de 128 bits.
- 3. Le traitement du texte en clair P, par blocs de données de 128 bits, avec l'addition des blocs de texte en clair dans l'état courant, ainsi que la récupération des blocs de texte chiffré.
- 4. La finalisation pour terminer le calcul du tag T utilisé pour l'authentification.

Après chaque bloc ajouté à l'état S (à l'exception du dernier bloc de texte clair), la permutation p<sup>8</sup> est appliqué à l'état S. Pendant les phases d'initialisation et de finalisation, la permutation p<sup>12</sup> est utilisée, contenant 12 rondes au lieu de 8.



Figure 3 : Schéma du chiffrement Ascon-AEAD128

Ainsi, le module final ascon\_top comportera les entrées / sorties suivantes :

- Une horloge clock\_i
- Un signal d'initialisation resetb\_i, actif à l'état bas
- Une entrée data\_i de 128 bits
- Une entrée data\_valid\_i indiquant la présence d'une donnée valide sur data\_i
- Une entrée pour la clé key\_i de 128 bits
- · Une entrée pour le nombre arbitraire nonce\_i de 128 bits
- Une entrée start\_i pour commencer le chiffrement
- Une sortie cipher\_o sur 128 bits
- Une sortie cipher\_valid\_o indiquant la validité de la sortie cipher\_o
- Une sortie tag\_o sur 128 bits
- Une sortie end\_o indiquant la fin du chiffrement du message, et la validité de la sortie tag\_o



Figure 4 - Entrées/Sorties du module ASCON 128

### 2. Modélisation des fonctions élémentaires

#### 2.1. L'addition de constante



Figure 4: Module addition de constante

L'addition de constante marque le début de la permutation. Elle consiste à ajouter une constante de ronde  $c_r$  au registre  $S_2$  de l'état S au cours de la ronde i, tel que  $S_2 \leftarrow S_2 \oplus c_r.$ 



Figure 5 : Principe de l'addition de constante

Les constantes sont définies dans la table suivante :

| Ronde $r$ de $p^{12}$ | Ronde $r$ de $p^8$ | Constante $c_r$                         |
|-----------------------|--------------------|-----------------------------------------|
| 0                     |                    | 01000000000000000000000000000000000000  |
| 1                     |                    | 00000000000000000000000000000000000000  |
| 2                     |                    | 000000000000000000000000000000000000000 |
| 3                     |                    | 0000000000000000000c3                   |
| 4                     | 4                  | 00000000000000000000000000000000000000  |
| 5                     | 5                  | 0000000000000000000000a5                |
| 6                     | 6                  | 000000000000000000096                   |
| 7                     | 7                  | 00000000000000000087                    |
| 8                     | 8                  | 000000000000000000078                   |
| 9                     | 9                  | 000000000000000000069                   |
| 10                    | 10                 | 00000000000000000005a                   |
| 11                    | 11                 | 00000000000000000004ь                   |

Table 1 : Liste des constantes pour  $p^8$  et  $p^{12}$ 

Dans mon implémentation, j'ai utilisé le tableau *round\_constant*, défini dans le fichier *ascon\_pack*. Ce tableau fournit la valeur appropriée de la constante c<sub>r</sub> en fonction du numéro de la ronde.

Dans ce module, les registres 0, 1, 3 et 4 de l'état d'entrée  $state\_i$  ne subissent aucune modification et sont directement recopiés dans l'état de sortie  $state\_o$ . Seul l'octet de poids faible du registre 2 est modifié. Cette modification consiste en un XOR (ou exclusif) entre l'octet de poids faible du registre 2 de l'état d'entrée avec une constante  $round\_constant$ , déterminée en fonction de la valeur de  $round\_i$ .

Afin de vérifier le bon fonctionnement de ce module, j'ai conçu un testbench dans lequel j'ai spécifié les différentes valeurs d'entrée du système, à savoir state\_i et round\_i, et qui me permet d'observer la sortie state\_o.

| round s        | 4h1                                | (0                        |                  | 1                    |                      | 2               |                    |       |
|----------------|------------------------------------|---------------------------|------------------|----------------------|----------------------|-----------------|--------------------|-------|
| ■ → state   s  | 64'h932c16dd634b9585 6             | (00001000808c0001 6cb10ac | 9ca912f80 691ae  | 932c16dd634b9585 b4  | a3c3fe8fb45ce a69f28 | 42094eaa32d8178 | a d497391f109fdf5a | a9337 |
| <b>⊕</b> → [0] | 64'h932C16DD634B9585               | 00001000808C0001          |                  | 932C16DD634B9585     |                      | 42094EAA32D8178 | 3A                 |       |
| □ → [1]        | 64'hB48A3C3FE8FB45CE               | 6CB10AD9CA912F80          |                  | B48A3C3FE8FB45CE     |                      | D497391F109FDF5 | iA                 |       |
| <b>■</b> → [2] | 64'hA69F28B0C721C3 <mark>40</mark> | 691AED630E81901F          |                  | A69F28B0C721C340     |                      | A9337D973985C83 | 30                 |       |
| <b>□ →</b> [3] | 64'h05E1761F1E1FCB67               | 0C4C36A20853217C          |                  | 05E1761F1E1FCB67     |                      | 3D727835F938378 | С                  |       |
| □ → [4]        | 64'h64D322A896B791CF               | 46487B3E06D9D7A8          |                  | 64D322A896B791¢F     |                      | 67306D896D9AD4  | 34                 |       |
| state_o_s      | 64'h932c16dd634b9585 6             | (00001000808c0001 6cb10ac | 19ca912f80 691ae | 1932c16dd634b9585 b4 | a3c3fe8fb45ce a69f28 | 42094eaa32d8178 | a d497391f109fdf5a | a9337 |
| <b>■</b> ◆ [0] | 64h932C16DD634B9585                | 00001000808C0001          |                  | 932C16DD634B9585     |                      | 42094EAA32D8178 | 3A                 |       |
| <b>D</b> 🤣 [1] | 64'hB48A3C3FE8FB45CE               | 6CB10AD9CA912F80          |                  | B48A3C3FE8FB45CE     |                      | D497391F109FDF5 | A                  |       |
| → (2)          | 64'hA69F28B0C721C3A1               | 691AED630E8190EF          |                  | A69F28B0C721C3A1     |                      | A9337D973985C8  | 2                  |       |
| <b>2</b> 🥠 [3] | 64'h05E1761F1E1FCB67               | 0C4C36A20853217C          |                  | 05E1761F1E1FCB67     |                      | 3D727835F938378 | С                  |       |
| <b>□</b> 🔷 [4] | 64'h64D322A896B791CF               | 46487B3E06D9D7A8          |                  | 64D322A896B791¢F     |                      | 67306D896D9AD4  | 34                 |       |

Figure 6: Simulation du module constante\_add

Comme illustré dans la figure 7, on observe bien une modification de l'octet de poids faible du registre state\_o\_s[2]. Par exemple, lors de la première ronde, pour une entrée state\_i\_s[2]=64'ha69f28b0c721c340, la sortie obtenue est state\_o\_s[2]=64'ha69f28b0c721c3a1, ce qui correspond à la valeur attendue. Le bon fonctionnement du module est ainsi confirmé.

#### 2.2. La couche de substitution



Figure 7: Module de couche de substitution

La couche de substitution est la 2ème étape de la permutation. Elle modifie l'état S en effectuant une substitution de 5 bits par colonne via la table de substitution suivante :

x 00 01 02 03 04 05 06 07 08 09 0A 0B 0C 0D 0E 0F 10 11 12 13 14 15 16 17 18 19 1A 1B 1C 1D 1E 1F  $\mathrm{Sbox}(x)$  04 0B 1F 14 1A 15 09 02 1B 05 08 12 1D 03 06 1C 1E 13 07 0E 00 0D 11 18 10 0C 01 19 16 0A 0F 17

Table 2 : Table de substitution utilisée pour le projet

Pour effectuer la substitution sur chaque colonne, j'ai implémenté un module intermédiaire sbox, qui prend une entrée de 5 bits et retourne une valeur substituée.



Figure 8 : Module intermédiaire sbox

Tout comme pour l'addition de constante, j'ai utilisé un tableau présent dans ascon\_pack (*sbox\_t*) qui contient les valeurs de substitution.

Ainsi, pour implémenter cette couche de substitution, il suffit de parcourir l'état d'entrée state\_i à l'aide d'une boucle. À chaque itération, la sbox substitue les bits de la ligne correspondante par les nouvelles valeurs selon la transformation suivante :  $\{S_0[i], S_1[i], S_2[i], S_3[i], S_4[i]\} \leftarrow \text{Sbox}(\{S_0[i], S_1[i], S_2[i], S_3[i], S_4[i]\})$ , avec  $i \in [1; 64]$ ,  $S_0[i]$  représente le bit de poids fort et  $S_0[i]$  le bit de poids faible.



Figure 9 : Principe de la couche de substitution

| <b>→</b> state_i_s     | 64'h00001000808c0001   | (00001000808  | c0001 6cb10ad | 9ca912f80 691 | aed630e8190e | f 0c4c36a2085  | 3217c 46487b3 | e06d9d7a8 |
|------------------------|------------------------|---------------|---------------|---------------|--------------|----------------|---------------|-----------|
| substitution_o_s       | 64'h25f7c341c45f9912 6 | 25f7c341c45f9 | 912 23b794c5  | 40876856 b854 | 51593d679610 | ) 4fafba264a9e | 49ba 62b54d5c | 460aded4  |
| <u>.</u>               | 64'h25F7C341C45F9912   | 25F7C341C45   | F9912         |               |              |                |               |           |
| <b></b>                | 64'h23B794C540876856   | 23B794C5408   | 76856         |               |              |                |               |           |
| <u>.</u> ♣ <b>(</b> 2] | 64'hB85451593D679610   | B85451593D6   | 79610         |               |              |                |               |           |
| <u> </u> ♦ [3]         | 64'h4FAFBA264A9E49BA   | 4FAFBA264A9   | E49BA         |               |              |                |               |           |
| <b>i</b> → [4]         | 64'h62B54D5D460ADED4   | 62B54D5D460   | ADED4         |               |              |                |               |           |

Figure 10: Simulation du module substitution

Pour vérifier la validité de ce module, on injecte en entrée le résultat de l'addition de constante, et l'on s'attend à retrouver en sortie la valeur fournie dans la couche de substitution. Effectivement, comme le montre la figure 10, les résultats obtenus sont conformes aux valeurs attendues, ce qui confirme le bon fonctionnement et la validité du module implémenté.

#### 2.3. La couche de diffusion



Figure 11 : Module de couche de diffusion linéaire

La couche de diffusion linéaire constitue la troisième et dernière étape du processus de permutation. Elle transforme l'état courant S en appliquant une opération de diffusion à chacune de ses lignes de 64 bits ou registres S<sub>i</sub>. Cette transformation consiste à effectuer une rotation cyclique sur chaque ligne suivie d'une opération de type XOR, modifiant ainsi leur contenu.

Plus précisément, cette couche applique une fonction linéaire notée  $\Sigma_i$  à chaque registre d'entrée, selon les formules suivantes :

$$S_0 \leftarrow \Sigma_0(S_0) = S_0 \oplus (S_0 \gg 19) \oplus (S_0 \gg 28)$$

$$S_1 \leftarrow \Sigma_1(S_1) = S_1 \oplus (S_1 \gg 61) \oplus (S_1 \gg 39)$$

$$S_2 \leftarrow \Sigma_2(S_2) = S_2 \oplus (S_2 \gg 1) \oplus (S_2 \gg 6)$$

$$S_3 \leftarrow \Sigma_3(S_3) = S_3 \oplus (S_3 \gg 10) \oplus (S_3 \gg 17)$$

$$S_4 \leftarrow \Sigma_4(S_4) = S_4 \oplus (S_4 \gg 7) \oplus (S_4 \gg 41)$$



Figure 12: Simulation du module diffusion

Pour vérifier la validité de ce module, on injecte en entrée le résultat de la couche de substitution, et l'on s'attend à retrouver en sortie la valeur attendue. Effectivement, comme le montre la figure 12, les résultats obtenus sont conformes aux valeurs attendues, ce qui confirme le bon fonctionnement et la validité du module implémenté.

#### 3. Modélisation des permutations p8 et p12

Les composantes principales de l'algorithme Ascon-AEAD128 sont les deux permutations p<sup>8</sup> et p<sup>12</sup> de l'état S sur 320 bits. En effet, la permutation repose sur l'application successive des différentes couches implémentées précédemment, selon la composition suivante :

$$p = p_C \circ p_S \circ p_L$$

où:

•  $p_C$ : correspond à l'addition de constante

•  $p_S$ : désigne la couche de substitution

•  $p_L$ : représente la couche de diffusion linéaire.

Il convient de noter que les permutations p<sup>8</sup> et p<sup>12</sup> se distinguent uniquement par le nombre de rondes appliquées : 8 pour p<sup>8</sup> et 12 pour p<sup>12</sup>.

Par souci de clarté et de modularité, j'ai structuré l'implémentation de la permutation en trois étapes. Tout d'abord, j'ai créé le module permutation\_simple intégrant les transformations  $p_C, p_S, p_L$  pour le calcul des permutations, la mémorisation de l'état S par un registre de 320 bits et un multiplexeur pour la sélection de l'état à choisir. Ensuite, j'ai implémenté le module permutation\_xor\_end en y ajoutant l'opération XOR en aval de la permutation (xor\_end). Puis, j'ai implémenté le module permutation\_xor en ajoutant l'opération XOR en amont de la permutation (xor\_begin). Enfin, la dernière étape consiste à implémenter la permutation finale, via l'ajout des deux registres qui mémorisent le texte chiffré *cipher\_o* et le tag *tag\_o*.



Figure 13 : Modélisation de la permutation finale avec les 2 xor

Le fonctionnement de la permutation est assez simple, lors de la 1ère ronde on sélectionne la valeur en entrée du multiplexeur et lui applique successivement différentes opérations comme 2 opérations de type XOR mais également les opérations développées plus tôt c'est-à-dire l'addition de constante, la substitution et la diffusion. La valeur finale est ensuite réinjectée dans le même circuit jusqu'à atteindre 8 ou 12 rondes. Les blocs xor\_begin et xor\_end sont des éléments essentiels de cette architecture. Placé juste après le multiplexeur, xor\_begin permet d'introduire, selon le cas, soit la clé (key\_i) soit les données d'entrée (data\_i) dans le calcul. En phase de donnés associés et chiffrement, il applique un XOR avec les données, tandis qu'en phase de finalisation, il effectue un XOR avec la clé. Ce via les comportement est contrôlé signaux en\_xor\_begin\_data\_i en\_xor\_begin\_key\_s, ce qui permet de désactiver le XOR si nécessaire. De la même manière, xor\_end intervient à la fin du traitement. Il peut effectuer un XOR avec la clé ou simplement inverser un seul bit de l'état, selon le mode choisi. Le tout est piloté par les signaux bypass\_xor\_end\_i et mode\_xor\_key\_i.

L'implémentation en SystemVerilog n'est pas compliquée également. En effet, le module permutation repose sur l'ensemble des modules précédemment crées et ceux fournis. Il suffit alors d'instancier les différents modules et de les faire communiquer à l'aide de variables internes dans lesquels s'échangeront les données entre chaque bloc.

Comme pour les modules précédents, il est important de s'assurer de la validité du module de permutation afin de garantir sa fiabilité. Il est donc nécessaire de concevoir également un testbench pour pouvoir le tester.

Pour ce faire, j'ai commencé par tester le module *permutation\_simple* (sans xor), en injectant en entrée les valeurs initiales et on s'attend à trouver en sortie les valeurs dans la couche de diffusion.



Figure 14: Simulation du module permutation\_simple

Effectivement, comme le montre la figure 14, les résultats obtenus sont conformes aux valeurs attendues, ce qui confirme le bon fonctionnement et la validité de la permutation simple.

Ensuite, j'ai testé la *permutation\_xor\_end* (sans *xor\_begin*), en injectant en entrée le résultat de la couche de diffusion de la 11<sup>ième</sup> ronde, et l'on s'attend à retrouver en sortie le résultat suivant :

État ^ (0...0 & K) : 82bf91294ba5808d d81eeca694136f8a 0217bc9ebd9fff02 2163c2a59353d4c8 2731cda0e76aa05b



Figure 15: Simulation du module permutation\_xor\_end

Effectivement, comme le montre la figure 15, les résultats obtenus sont conformes aux valeurs attendues, ce qui confirme le bon fonctionnement et la validité du module implémenté.

Pour tester la *permutation\_xor* j'ai choisi de travailler dans la phase des données associées (voir figure 16), où figurent à la fois le *xor\_begin* en haut et *xor\_end* en bas.



Figure 16 : Phase données associées

On s'attend à obtenir le résultat suivant à la 11ième ronde :



Figure 17: Simulation du module permutation\_xor

Effectivement, comme le montre la figure 17, les résultats obtenus sont conformes aux valeurs attendues, ce qui confirme le bon fonctionnement et la validité de la permutation avec les 2 XOR.

Il ne reste maintenant qu'à tester le module final. Pour ce faire, j'ai choisi de travailler dans la phase de finalisation (voir figure 18), où la sortie est le tag recherché.



Figure 18: Phase de finalisation



Figure 19: Simulation du module permutation\_xor\_reg

Effectivement, comme le montre la figure 19, j'obtiens les bonnes valeurs du cipher C<sub>3</sub> et du tag, ce qui confirme la validité de ma permutation finale.

#### 4. Modélisation de la machine d'état

La machine de Moore constitue le cœur de l'algorithme Ascon-AEAD128. Elle joue un rôle essentiel en orchestrant l'ensemble des signaux nécessaires au bon déroulement de l'algorithme.

La machine d'état doit pouvoir contrôler l'ensemble des signaux d'entrée de la permutation ainsi que le compteur de rondes, chargé de décompter les itérations des permutations et de fournir la valeur de round\_i, afin d'assurer le bon déroulement des quatre phases de l'algorithme (initialisation, donnée associée, texte clair, finalisation).

J'ai fait le choix d'utiliser seulement le compteur de rondes fourni et de ne pas utiliser le compteur de bloc.



Figure 20 : Architecture globale de Ascon-AEAD128

La machine d'état se compose des entrées/sorties suivantes :

#### Entrées:

- start\_i
- data\_valid\_i
- round\_i
- clock i
- resetb\_i

#### Sorties:

- input\_mode\_o
- en\_reg\_state\_o
- en\_xor\_begin\_data\_o
- en\_xor\_begin\_key\_o
- bypass\_xor\_end\_o
- mode\_xor\_key\_o
- en\_reg\_cipher\_o
- en\_reg\_tag\_o

- en\_cpt\_double\_o
- init\_p12\_o
- init\_p8\_o
- cipher\_valid\_o
- end\_initialisation\_o
- end\_associate\_o
- end\_cipher1\_o
- end\_cipher2\_o
- end\_o



Figure 21 : Diagramme d'état de la phase d'initialisation

Le diagramme d'états ci-dessus peut être généralisé à l'ensemble des phases de l'algorithme Ascon-AEAD128 (voir figure 22). Afin d'assurer une transition correcte entre les différentes phases, il est nécessaire d'introduire des états d'attente permettant la validation des données en sortie et la préparation de la phase suivante. Par ailleurs, une attention particulière doit être portée à l'initialisation du compteur, qui doit être réglé à 8 ou 12 rondes selon les exigences de la phase en cours.



Figure 22 : Diagramme d'état complet

Le code de la machine à états finis (FSM) est structuré en deux parties principales. La première gère la transition entre les états, tandis que la seconde définit les valeurs de sortie.



Figure 23 : Architecture générale d'une FSM

Ces deux blocs ont été développés à l'aide de structures procédurales de type always\_comb, ce qui facilite la gestion des transitions entre les états et les différentes phases de l'algorithme.

Pour représenter les différents états internes, j'ai utilisé un type *enum*, permettant de définir de manière claire et lisible l'ensemble des états possibles de la FSM.

Dans la première partie, chaque état est associé à son état suivant selon des conditions bien définies. Ainsi, dans les états d'attente, une vérification est systématiquement effectuée pour s'assurer de la validité des données avant de permettre la transition vers l'état suivant. Par exemple, la validité d'une donnée en entrée (data\_i), c'est-à-dire que la donnée peut être utilisé dans le calcul, est indiquée par data\_valid\_i. De façon analogue, la disponibilité d'un bloc de texte chiffré (cipher\_o) sera indiquée par le signal de validité cipher\_valid\_o.

La seconde partie permet d'assigner les valeurs de sortie en fonction de l'état actuel. Cela permet aux autres modules du système de savoir, par exemple, si un signal doit être activé à un moment donné, ou non.



Figure 24 : Simulation de la FSM dans la phase d'initialisation

J'ai commencé par tester la machine d'états durant la phase d'initialisation. Comme le montre la figure 24, les signaux s'activent au moment attendu et les états courants et suivants observés sont cohérents, ce qui confirme la validité de la FSM en phase d'initialisation.

J'ai choisi d'activer les signaux  $xor\_begin$  à l'entrée du module de permutation, c'est-à-dire dès la première ronde, et non à sa sortie. Par exemple, lors de la ronde 0 de la permutation p<sup>12</sup> dans la phase de finalisation, j'ai activé à la fois le  $xor\_begin$  avec le bloc de texte clair  $P_3$  ( $en\_xor\_begin\_data\_o$ ) et celui avec la clé ( $en\_xor\_begin\_key\_o$ ).



Figure 25 : Simulation de la FSM finale

Comme le montre la figure 25, on obtient bien des résultats cohérents, ce qui confirme le bon fonctionnement de la machine d'état.

#### 5. Modélisation final d'Ascon-AEAD128

Le module final, nommé ascon\_top, représente l'implémentation complète de l'algorithme de chiffrement ASCON-128. Il permet de simuler l'ensemble de l'algorithme en intégrant les différents modules développés au cours de ce projet. Plus précisément, ascon\_top assure la coordination entre les modules de permutation, la machine à états finis (FSM) et le compteur de rondes. Il joue ainsi un rôle central en orchestrant l'interaction entre ces blocs fonctionnels pour garantir le bon déroulement de l'algorithme.

Il est important de bien inverser les valeurs fournies pour les données associées et les textes clairs, tout en veillant à appliquer le padding au bon endroit afin d'éviter toute erreur dans les valeurs obtenues.





Figure 26: Simulations d'ascon\_top

Comme le montrent les simulations de la figure 26, les valeurs des textes chiffrés  $C_1$ ,  $C_2$ ,  $C_3$  ainsi que le tag sont correctes, et les signaux s'activent au moment attendu. Nous pouvons donc valider le résultat final ainsi que l'ensemble du projet.

#### Difficultés rencontrées

J'ai rencontré plusieurs difficultés au cours de ce projet. La première a été liée au niveau d'abstraction et de recul nécessaire pour comprendre l'algorithme dans sa globalité. Au départ, il m'a semblé complexe d'identifier clairement les différentes étapes de l'algorithme et de saisir la manière dont elles s'articulent entre elles. Ensuite, le développement des différents modules ainsi que de leurs testbenchs a également posé plusieurs problèmes. J'ai été confrontée à de nombreuses erreurs, dont les causes n'étaient pas toujours évidentes à identifier ni à corriger. La prise en main d'un nouveau langage de description matériel a constitué une difficulté supplémentaire, d'autant plus qu'il fallait l'utiliser pour mener à bien l'ensemble du projet.

## Conclusion

Ce projet m'a permis d'explorer un domaine totalement nouveau et particulièrement stimulant. J'ai été étonnée de constater qu'un algorithme de chiffrement, souvent associé à une implémentation logicielle en C ou Python, pouvait être entièrement réalisé au niveau matériel. Cette expérience a été enrichissante et s'est globalement bien déroulée, bien qu'il subsiste certains aspects perfectibles dans l'implémentation. Des optimisations pourraient notamment être envisagées au niveau de la machine à états, en réduisant le nombre d'états grâce à l'intégration d'un compteur de blocs, ou encore en remplaçant la machine de Moore par une machine de Mealy, ce qui améliorerait

les performances du système.

En somme, ce projet m'a permis de consolider mes connaissances en SystemVerilog, tout en me familiarisant avec les concepts fondamentaux de la cryptographie matérielle à travers l'algorithme ASCON.